当前位置: 首页 > article >正文

从APB到SDA:手把手教你用Verilog搭建一个可配置的I2C Master控制器(附完整RTL代码)

从APB到SDA手把手教你用Verilog搭建一个可配置的I2C Master控制器附完整RTL代码在数字IC设计和FPGA开发领域I2C总线因其简单的两线制结构和灵活的多主从配置成为连接低速外设的首选方案。本文将带您从零开始用Verilog实现一个基于APB总线的可配置I2C Master控制器涵盖从时钟分频到状态机设计的完整流程。不同于市面上泛泛而谈的理论教程我们将聚焦于工程实践中的关键细节——比如为什么I2C可以复用移位寄存器而UART不行以及如何正确处理双向SDA线的三态控制。1. I2C Master控制器架构设计一个完整的I2C Master控制器需要解决三个核心问题总线时序控制、数据传输管理和状态监控。我们的设计采用分层架构各模块通过APB总线进行配置和数据交换。以下是主要功能模块的划分APB接口模块负责与系统总线的通信包括地址解码、寄存器读写和中断处理时钟分频器根据Prescale寄存器值生成符合I2C标准的SCL时钟控制状态机实现START/STOP条件生成、数据移位、ACK检测等协议关键操作移位寄存器在发送和接收模式间切换完成并行-串行转换双向PAD控制器处理SDA线的方向控制和高阻态管理提示I2C协议规定SCL时钟频率标准模式为100kHz快速模式为400kHz。实际设计中需要根据系统时钟频率计算Prescale值。1.1 APB总线接口实现APB(Advanced Peripheral Bus)是ARM公司提出的低功耗外设总线标准非常适合连接I2C这类低速设备。我们的设计采用APB3协议关键信号包括信号名方向描述PCLK输入APB总线时钟PRESETn输入低有效复位信号PADDR输入32位地址总线PSEL输入设备选择信号PENABLE输入使能信号PWRITE输入读写控制(1写)PWDATA输入32位写数据PRDATA输出32位读数据PREADY输出传输完成指示以下是APB接口的Verilog代码框架module apb_interface ( input wire PCLK, input wire PRESETn, input wire [31:0] PADDR, input wire PSEL, input wire PENABLE, input wire PWRITE, input wire [31:0] PWDATA, output reg [31:0] PRDATA, output wire PREADY ); // 寄存器地址定义 localparam PRELO_ADDR 8h00; localparam PREHI_ADDR 8h04; localparam CTR_ADDR 8h08; localparam TXR_ADDR 8h0C; localparam RXR_ADDR 8h0C; // 与TXR相同地址 localparam CR_ADDR 8h10; localparam SR_ADDR 8h10; // 与CR相同地址 // 寄存器组 reg [7:0] prelo_reg; reg [7:0] prehi_reg; reg [7:0] ctr_reg; reg [7:0] txr_reg; reg [7:0] rxr_reg; reg [7:0] cr_reg; reg [7:0] sr_reg; // APB读写逻辑 always (posedge PCLK or negedge PRESETn) begin if (!PRESETn) begin // 复位寄存器 end else if (PSEL PENABLE !PWRITE) begin // 读操作 case (PADDR[7:0]) PRELO_ADDR: PRDATA {24h0, prelo_reg}; // 其他寄存器处理... endcase end else if (PSEL PENABLE PWRITE) begin // 写操作 case (PADDR[7:0]) PRELO_ADDR: prelo_reg PWDATA[7:0]; // 其他寄存器处理... endcase end end assign PREADY 1b1; // 本设计始终准备好 endmodule2. 时钟分频与SCL生成I2C总线的时钟(SCL)需要从系统时钟分频得到。分频系数由Prescale寄存器决定计算公式为分频系数 (系统时钟频率) / (5 × 目标SCL频率) - 1例如当系统时钟为50MHz目标SCL为100kHz时分频系数 50,000,000 / (5 × 100,000) - 1 99对应的Prescale寄存器应设置为0x6399的十六进制。以下是时钟分频模块的实现module clk_divider ( input wire clk, input wire resetn, input wire [15:0] prescale, output reg scl_out, output reg scl_phase ); reg [15:0] counter; reg [2:0] phase_cnt; always (posedge clk or negedge resetn) begin if (!resetn) begin counter 16h0; phase_cnt 3h0; scl_out 1b1; scl_phase 1b0; end else begin if (counter prescale) begin counter 16h0; phase_cnt phase_cnt 1; // 生成SCL的5个相位 case (phase_cnt) 3d0: scl_out 1b1; // SCL高电平 3d1: scl_out 1b1; // 保持 3d2: scl_out 1b0; // SCL下降沿 3d3: scl_out 1b0; // SCL低电平 3d4: begin scl_out 1b1; // SCL上升沿 scl_phase ~scl_phase; // 用于数据采样 end endcase end else begin counter counter 1; end end end endmodule注意I2C协议规定数据在SCL高电平期间必须保持稳定变化只能发生在SCL低电平时。因此我们使用5相位时钟控制确保满足建立和保持时间要求。3. 核心状态机设计I2C协议的状态机需要处理以下基本操作生成START条件SCL高时SDA下降沿发送7位从机地址R/W位接收/发送数据字节处理ACK/NACK响应生成STOP条件SCL高时SDA上升沿状态转移图如下IDLE → START → ADDR → DATA → ACK → (STOP或重复DATA)对应的Verilog实现module i2c_fsm ( input wire clk, input wire resetn, input wire scl_phase, input wire [7:0] tx_data, input wire start, input wire stop, output reg [7:0] rx_data, output reg sda_out, output reg sda_oen, // 输出使能(0驱动,1高阻) output reg busy ); typedef enum logic [2:0] { ST_IDLE, ST_START, ST_ADDR, ST_DATA, ST_ACK, ST_STOP } state_t; state_t current_state, next_state; reg [3:0] bit_cnt; reg [7:0] shift_reg; reg ack_received; always (posedge clk or negedge resetn) begin if (!resetn) begin current_state ST_IDLE; bit_cnt 4h0; shift_reg 8h00; ack_received 1b0; busy 1b0; end else begin current_state next_state; if (scl_phase) begin case (current_state) ST_START: begin sda_out 1b0; // 产生START条件 sda_oen 1b0; busy 1b1; end ST_ADDR, ST_DATA: begin if (bit_cnt 8) begin sda_out shift_reg[7]; sda_oen 1b0; shift_reg {shift_reg[6:0], 1b0}; bit_cnt bit_cnt 1; end else begin sda_oen 1b1; // 释放SDA线准备接收ACK bit_cnt 4h0; end end ST_ACK: begin ack_received ~sda_in; // 检测ACK(低电平) if (stop) begin next_state ST_STOP; end else begin shift_reg tx_data; // 加载下一字节 next_state ST_DATA; end end ST_STOP: begin sda_out 1b1; // 产生STOP条件 sda_oen 1b0; busy 1b0; end endcase end end end // 状态转移逻辑 always (*) begin case (current_state) ST_IDLE: next_state start ? ST_START : ST_IDLE; ST_START: next_state ST_ADDR; ST_ADDR: next_state (bit_cnt 8) ? ST_ACK : ST_ADDR; ST_DATA: next_state (bit_cnt 8) ? ST_ACK : ST_DATA; ST_ACK: next_state stop ? ST_STOP : ST_DATA; ST_STOP: next_state ST_IDLE; default: next_state ST_IDLE; endcase end endmodule4. 双向SDA线处理与PAD设计I2C的SDA线是双向信号需要特殊处理。在Verilog中我们使用三态门实现module i2c_pad ( input wire sda_out, input wire sda_oen, // 0驱动, 1高阻 output wire sda_in, inout wire sda_pad ); assign sda_pad sda_oen ? 1bz : sda_out; assign sda_in sda_pad; endmodule这种设计的关键点在于当主机驱动SDA时(sda_oen0)sda_out值被输出到sda_pad当主机释放总线时(sda_oen1)sda_pad呈现高阻态由上拉电阻维持高电平sda_in始终反映SDA线上的实际电平状态重要提示在实际FPGA实现中需要确保综合器正确推断出三态缓冲器。Xilinx器件通常需要实例化IOBUF原语而Intel器件可能需要使用ALTIOBUF。5. 完整系统集成与验证将各模块集成后完整的I2C Master控制器顶层结构如下module i2c_master ( // APB接口 input wire PCLK, input wire PRESETn, input wire [31:0] PADDR, input wire PSEL, input wire PENABLE, input wire PWRITE, input wire [31:0] PWDATA, output wire [31:0] PRDATA, output wire PREADY, // I2C接口 output wire scl_pad, inout wire sda_pad, // 中断 output wire IRQ ); // 内部信号声明 wire [15:0] prescale; wire [7:0] ctr_reg; wire [7:0] txr_reg; wire [7:0] rxr_reg; wire [7:0] cr_reg; wire [7:0] sr_reg; wire scl_out, scl_phase; wire sda_out, sda_oen, sda_in; wire start_cond, stop_cond; wire busy, ack_received; // 模块实例化 apb_interface u_apb ( .PCLK(PCLK), .PRESETn(PRESETn), .PADDR(PADDR), .PSEL(PSEL), .PENABLE(PENABLE), .PWRITE(PWRITE), .PWDATA(PWDATA), .PRDATA(PRDATA), .PREADY(PREADY) ); clk_divider u_clkdiv ( .clk(PCLK), .resetn(PRESETn), .prescale(prescale), .scl_out(scl_out), .scl_phase(scl_phase) ); i2c_fsm u_fsm ( .clk(PCLK), .resetn(PRESETn), .scl_phase(scl_phase), .tx_data(txr_reg), .start(start_cond), .stop(stop_cond), .rx_data(rxr_reg), .sda_out(sda_out), .sda_oen(sda_oen), .busy(busy) ); i2c_pad u_scl_pad ( .sda_out(1b0), // SCL始终由主机驱动 .sda_oen(~ctr_reg[7]), // I2C使能时驱动SCL .sda_in(), // 不需要读取SCL输入 .sda_pad(scl_pad) ); i2c_pad u_sda_pad ( .sda_out(sda_out), .sda_oen(sda_oen), .sda_in(sda_in), .sda_pad(sda_pad) ); // 控制逻辑 assign prescale {prehi_reg, prelo_reg}; assign start_cond cr_reg[1] !busy; assign stop_cond cr_reg[0] busy; assign IRQ (sr_reg[0] ctr_reg[6]); // 中断状态且中断使能 endmodule验证时建议采用以下测试序列配置Prescale寄存器设置正确的SCL频率使能I2C控制器(CTR[7]1)写入从机地址R/W位到TXR寄存器设置CR寄存器启动传输轮询SR寄存器或等待中断读取RXR寄存器获取数据(读操作时)设置CR寄存器生成STOP条件在Xilinx Vivado中可以使用ILA(Integrated Logic Analyzer)实时捕捉SCL和SDA信号验证协议时序的正确性。

相关文章:

从APB到SDA:手把手教你用Verilog搭建一个可配置的I2C Master控制器(附完整RTL代码)

从APB到SDA:手把手教你用Verilog搭建一个可配置的I2C Master控制器(附完整RTL代码) 在数字IC设计和FPGA开发领域,I2C总线因其简单的两线制结构和灵活的多主从配置,成为连接低速外设的首选方案。本文将带您从零开始&…...

小白友好:mPLUG-Owl3-2B轻量化部署,8G显存显卡就能流畅运行

小白友好:mPLUG-Owl3-2B轻量化部署,8G显存显卡就能流畅运行 1. 为什么选择mPLUG-Owl3-2B多模态模型 mPLUG-Owl3-2B是一个轻量级但功能强大的多模态模型,特别适合想要在本地运行视觉问答系统的开发者和研究者。相比其他大型多模态模型&#…...

Arduino新手避坑指南:面包板电路搭建最常见的5个错误(附解决方案)

Arduino面包板实战避坑手册:从5个经典错误中掌握电路搭建精髓 当你第一次把Arduino和面包板从包装盒里拿出来时,那种兴奋感就像拿到新玩具的孩子。但很快,当LED死活不亮、电路毫无反应时,这种兴奋可能就会变成沮丧。别担心&#x…...

SpringBoot+MyBatis项目实战复盘:我如何用一周时间搞定一个旅行社管理后台?

SpringBootMyBatis项目实战复盘:一周交付旅行社管理后台的六个关键决策 当产品经理在周一晨会上抛出"两周内上线旅行社管理系统"的需求时,我意识到这不仅是技术挑战,更是效率优化的绝佳实验场。作为经历过传统SSH框架折磨的开发者&…...

用STM32F103C8T6做个会说话的智能垃圾桶:从HC-SR04到LU-ASR01的保姆级教程

用STM32F103C8T6打造会说话的智能垃圾桶:从硬件搭建到语音交互全解析 最近在工作室捣鼓了一个特别有趣的小项目——给家里的垃圾桶装上"大脑",让它能感应开盖、语音提醒还能自动检测垃圾是否装满。这个基于STM32F103C8T6的智能垃圾桶不仅实用…...

高精度计算插件 decimal.js 处理 JS 浮点数精度问题(. + . !== .)

OCP原则 ocp指开闭原则,对扩展开放,对修改关闭。是七大原则中最基本的一个原则。 依赖倒置原则(DIP) 什么是依赖倒置原则 核心是面向接口编程、面向抽象编程, 不是面向具体编程。 依赖倒置原则的目的 降低耦合度&#…...

抖音批量下载终极指南:5分钟掌握高效视频管理技巧

抖音批量下载终极指南:5分钟掌握高效视频管理技巧 【免费下载链接】douyin-downloader A practical Douyin downloader for both single-item and profile batch downloads, with progress display, retries, SQLite deduplication, and browser fallback support. …...

罗技鼠标宏压枪终极指南:3步解决绝地求生后坐力控制难题

罗技鼠标宏压枪终极指南:3步解决绝地求生后坐力控制难题 【免费下载链接】logitech-pubg PUBG no recoil script for Logitech gaming mouse / 绝地求生 罗技 鼠标宏 项目地址: https://gitcode.com/gh_mirrors/lo/logitech-pubg 在《绝地求生》的激烈对战中…...

TikTok评论数据采集工具:三步轻松获取完整评论信息

TikTok评论数据采集工具:三步轻松获取完整评论信息 【免费下载链接】TikTokCommentScraper 项目地址: https://gitcode.com/gh_mirrors/ti/TikTokCommentScraper TikTokCommentScraper是一款专为抖音/TikTok用户设计的评论数据提取工具,能够帮助…...

3分钟解锁Windows游戏手柄革命:ViGEmBus虚拟驱动颠覆你的游戏体验

3分钟解锁Windows游戏手柄革命:ViGEmBus虚拟驱动颠覆你的游戏体验 【免费下载链接】ViGEmBus Windows kernel-mode driver emulating well-known USB game controllers. 项目地址: https://gitcode.com/gh_mirrors/vi/ViGEmBus 你是否曾因心爱的Switch手柄无…...

智慧树刷课插件终极指南:3步实现学习自动化

智慧树刷课插件终极指南:3步实现学习自动化 【免费下载链接】zhihuishu 智慧树刷课插件,自动播放下一集、1.5倍速度、无声 项目地址: https://gitcode.com/gh_mirrors/zh/zhihuishu 还在为智慧树平台的繁琐操作而烦恼吗?智慧树刷课插件…...

红队实战复盘:如何用Viper+Docker快速搭建一个可协作的内网渗透测试环境

红队协作渗透实战:基于容器化框架的高效团队作战指南 当企业安全团队需要模拟真实攻击场景时,传统单兵作战模式往往面临环境搭建复杂、进度难以同步、数据无法共享等痛点。本文将分享如何利用容器化技术快速构建支持多人协作的渗透测试平台,通…...

拆解安灯管理系统的三大核心功能,安灯管理系统如何解决生产异常响应慢与责任推诿难题

在生产制造现场,异常就像不速之客,总在最忙的时候敲门。设备突然停机、物料没送到位、质量出现批量不良……这些异常发生后,最让人头疼的往往不是问题本身,而是处理问题的过程:工人扯着嗓子喊班长,班长跑去…...

web综合-文件上传(下)

一、文件上传绕过方式 准备一个想要上传的木马文件muma.php <?php eval($_POST[pass]); ?>1.1客户端 JavaScript 校验绕过 原理&#xff1a;前端 JS 判断文件后缀&#xff0c;不安全。 绕过方法&#xff1a; 第一种&#xff1a;浏览器禁用 JavaScript&#xff0c;F12打…...

从‘模糊’到‘精确’:手把手教你用频域分析搞定高斯滤波参数(附MATLAB/Python对比)

从频域视角解密高斯滤波&#xff1a;用频谱分析精准调参的实战指南 第一次接触高斯滤波时&#xff0c;你可能和我一样困惑——为什么调整那个叫"标准差"的σ参数&#xff0c;图像就会变得模糊&#xff1f;空域中那个神秘的钟形卷积核&#xff0c;到底是如何影响像素的…...

D3KeyHelper:暗黑3游戏自动化终极指南 - 告别手酸,轻松冲榜

D3KeyHelper&#xff1a;暗黑3游戏自动化终极指南 - 告别手酸&#xff0c;轻松冲榜 【免费下载链接】D3keyHelper D3KeyHelper是一个有图形界面&#xff0c;可自定义配置的暗黑3鼠标宏工具。 项目地址: https://gitcode.com/gh_mirrors/d3/D3keyHelper 对于《暗黑破坏神…...

网盘直链下载助手终极指南:告别限速,一键获取8大网盘真实下载地址

网盘直链下载助手终极指南&#xff1a;告别限速&#xff0c;一键获取8大网盘真实下载地址 【免费下载链接】Online-disk-direct-link-download-assistant 一个基于 JavaScript 的网盘文件下载地址获取工具。基于【网盘直链下载助手】修改 &#xff0c;支持 百度网盘 / 阿里云盘…...

终极指南:如何用LX Music桌面版免费畅享全平台海量音乐资源

终极指南&#xff1a;如何用LX Music桌面版免费畅享全平台海量音乐资源 【免费下载链接】lx-music-desktop 一个基于 Electron 的音乐软件 项目地址: https://gitcode.com/GitHub_Trending/lx/lx-music-desktop 你是否厌倦了各大音乐平台的会员限制&#xff1f;是否想要…...

3分钟掌握Windows Defender永久禁用:开源工具defender-control完全指南

3分钟掌握Windows Defender永久禁用&#xff1a;开源工具defender-control完全指南 【免费下载链接】defender-control An open-source windows defender manager. Now you can disable windows defender permanently. 项目地址: https://gitcode.com/gh_mirrors/de/defende…...

SDMatte在C语言项目中的调用:轻量级嵌入式图像处理方案

SDMatte在C语言项目中的调用&#xff1a;轻量级嵌入式图像处理方案 1. 嵌入式图像处理的挑战与机遇 在智能摄像头、工业视觉检测设备等嵌入式场景中&#xff0c;开发者常常面临一个两难选择&#xff1a;要么使用功能强大但资源消耗高的深度学习方案&#xff0c;要么选择轻量但…...

如何彻底解决显卡驱动冲突问题:Display Driver Uninstaller终极使用指南

如何彻底解决显卡驱动冲突问题&#xff1a;Display Driver Uninstaller终极使用指南 【免费下载链接】display-drivers-uninstaller Display Driver Uninstaller (DDU) a driver removal utility / cleaner utility 项目地址: https://gitcode.com/gh_mirrors/di/display-dri…...

《SAP FICO系统配置从入门到精通共40篇》030、集成配置:FI与生产计划(PP)的自动科目确定

030、集成配置&#xff1a;FI与生产计划&#xff08;PP&#xff09;的自动科目确定 一、深夜的报错单 上个月生产线夜班同事电话打过来&#xff0c;说MIGO做生产订单收货时跳会计凭证错误&#xff0c;消息号F5 707“科目确定错误”。跑到机房查ST22&#xff0c;dump里指向OBYC的…...

告别错位检测!用S2A-Net搞定航拍图像中的任意方向目标(附PyTorch代码实战)

航拍图像目标检测实战&#xff1a;S2A-Net从原理到PyTorch实现 航拍图像中的目标检测一直是计算机视觉领域的难点——密集排列的车辆、任意角度的建筑物、形态各异的自然景观&#xff0c;这些目标在传统检测框架下常常出现特征错位问题。今天我们要深入探讨的S2A-Net&#xff0…...

Zotero插件市场终极指南:如何深度解析插件生态系统的技术架构?

Zotero插件市场终极指南&#xff1a;如何深度解析插件生态系统的技术架构&#xff1f; 【免费下载链接】zotero-addons Zotero Add-on Market | Zotero插件市场 | Browsing, installing, and reviewing plugins within Zotero 项目地址: https://gitcode.com/gh_mirrors/zo/z…...

AI XDR架构与威胁检测:网络安全智能化的下一个十年

总结AI XDR代表了网络安全智能化的重要方向&#xff0c;它能够大幅提升威胁检测的准确性和效率&#xff0c;帮助安全团队从繁重的告警处理中解放出来。但AI XDR并非银弹&#xff0c;需要与人的经验相结合才能发挥最大价值。关注安全&#xff0c;守护数字世界&#xff01;...

手把手拆解DAMA语境关系图:用一张表搞定你的数据治理项目方案

数据治理实战&#xff1a;用DAMA语境关系图打造高效项目方案 数据治理项目的成败往往取决于方案设计的清晰度和说服力。面对复杂的业务需求和多变的利益相关方期望&#xff0c;项目经理常常陷入方案反复修改却始终无法获得认可的困境。DAMA体系中的语境关系图&#xff08;Conte…...

Audio Annotator:如何用免费开源工具3分钟完成专业音频标注?[特殊字符]

Audio Annotator&#xff1a;如何用免费开源工具3分钟完成专业音频标注&#xff1f;&#x1f680; 【免费下载链接】audio-annotator A JavaScript interface for annotating and labeling audio files. 项目地址: https://gitcode.com/gh_mirrors/au/audio-annotator 还…...

瑞士市政邮件服务提供商地图:基于多信号分类,助力数字主权洞察

【导语&#xff1a;目前有研究项目在完善瑞士市政电子邮件服务提供商地图。该地图涵盖约2100个瑞士municipalities&#xff0c;依据公开网络信号展示官方邮件服务提供商格局&#xff0c;代码和数据开源。】瑞士市政邮件服务提供商地图亮相这张地图涵盖了约 2100 个 瑞士 munici…...

3分钟搞定!为Word添加APA第7版引用模板的终极指南

3分钟搞定&#xff01;为Word添加APA第7版引用模板的终极指南 【免费下载链接】APA-7th-Edition Microsoft Word XSD for generating APA 7th edition references 项目地址: https://gitcode.com/gh_mirrors/ap/APA-7th-Edition 还在为学术论文的APA格式烦恼吗&#xff…...

别再死记硬背了!用Python+Audacity,5分钟搞懂声音的时域与频域(附代码)

用Python和Audacity解锁声音的奥秘&#xff1a;从时域到频域的实战指南 你是否曾经好奇过&#xff0c;为什么不同的乐器演奏同一个音符时听起来完全不同&#xff1f;或者为什么有些声音让人感到刺耳&#xff0c;而另一些则令人舒适&#xff1f;理解声音的时域和频域特性是解开…...